142427562

ຜະລິດຕະພັນ

AM3352BZCZA100

ລາຍ​ລະ​ອຽດ​ສັ້ນ​:

– mDDR: 200-MHz ໂມງ (ອັດຕາຂໍ້ມູນ 400-MHz)
– DDR2: 266-MHz ໂມງ (ອັດຕາຂໍ້ມູນ 532-MHz)
– DDR3: 400-MHz ໂມງ (ອັດຕາຂໍ້ມູນ 800-MHz)
- DDR3L: 400-MHz ໂມງ (ອັດຕາຂໍ້ມູນ 800-MHz)
– 16-Bit Data Bus
– 1GB ຂອງພື້ນທີ່ທີ່ຢູ່ທັງຫມົດ


ລາຍລະອຽດຜະລິດຕະພັນ

ປ້າຍສິນຄ້າ

ຄຸນ​ລັກ​ສະ​ນະ

ສູງສຸດ 1-GHz Sitara™ ARM® Cortex®
-A8 32-Bit RISC ໂປເຊດເຊີ
– NEON™ SIMD Coprocessor
– 32KB ຂອງ L1 ຄໍາ​ແນະ​ນໍາ​ແລະ 32KB ຂອງ​ຖານ​ຄວາມ​ຈໍາ​ຂໍ້​ມູນ​ທີ່​ມີ​ຄວາມ​ຜິດ​ພາດ​ດຽວ​

ການກວດຫາ

- 256KB ຂອງ L2 Cache ທີ່ມີລະຫັດການແກ້ໄຂຂໍ້ຜິດພາດ (ECC)
– 176KB ຂອງ On-Chip Boot ROM
– 64KB ຂອງ RAM ທີ່ອຸທິດຕົນ
– Emulation ແລະ Debug - JTAG
- ການ​ຄວບ​ຄຸມ​ການ​ຂັດ​ຂວາງ (ສູງ​ເຖິງ 128 ການ​ຮ້ອງ​ຂໍ​ຂັດ​ຂວາງ​)
ໜ່ວຍຄວາມຈຳໃນຊິບ (RAM L3 ທີ່ໃຊ້ຮ່ວມກັນ)
– 64KB ຂອງ General-Purpose On-Chip Memory Controller (OCMC) RAM
- ເຂົ້າ​ເຖິງ​ແມ່​ບົດ​ທັງ​ຫມົດ​
- ສະ​ຫນັບ​ສະ​ຫນູນ​ການ​ເກັບ​ຮັກ​ສາ​ສໍາ​ລັບ​ການ​ຕື່ນ​ໄວ​
ການໂຕ້ຕອບໜ່ວຍຄວາມຈຳພາຍນອກ (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L

ຜູ້ຄວບຄຸມ

– mDDR: 200-MHz ໂມງ (ອັດຕາຂໍ້ມູນ 400-MHz)
– DDR2: 266-MHz ໂມງ (ອັດຕາຂໍ້ມູນ 532-MHz)
– DDR3: 400-MHz ໂມງ (ອັດຕາຂໍ້ມູນ 800-MHz)
- DDR3L: 400-MHz ໂມງ (ອັດຕາຂໍ້ມູນ 800-MHz)
– 16-Bit Data Bus
– 1GB ຂອງພື້ນທີ່ທີ່ຢູ່ທັງຫມົດ
– ສະ​ຫນັບ​ສະ​ຫນູນ​ຫນຶ່ງ x16 ຫຼື​ສອງ x8 ການ​ຕັ້ງ​ຄ່າ​ອຸ​ປະ​ກອນ​ຄວາມ​ຈໍາ​
- ເຄື່ອງ​ຄວບ​ຄຸມ​ຄວາມ​ຊົງ​ຈໍາ​ທົ່ວ​ໄປ (GPMC​)
- ມີຄວາມຍືດຫຍຸ່ນ 8-Bit ແລະ 16-Bit Asynchronous Memory Interface ມີເຖິງເຈັດຊິບເລືອກ (NAND, NOR, Muxed-NOR, SRAM)
– ໃຊ້ລະຫັດ BCH ເພື່ອຮອງຮັບ 4-, 8-, ຫຼື 16-Bit ECC
- ໃຊ້ລະຫັດ Hamming ເພື່ອສະຫນັບສະຫນູນ 1-Bit ECC
- ໂມດູນຕົວຕັ້ງຂໍ້ຜິດພາດ (ELM)
- ໃຊ້ຮ່ວມກັບ GPMC ເພື່ອຊອກຫາທີ່ຢູ່ຂອງຂໍ້ມູນຜິດພາດຈາກ Syndrome Polynomials ທີ່ສ້າງຂຶ້ນໂດຍໃຊ້ BCH Algorithm
- ຮອງຮັບ 4-, 8-, ແລະ 16-Bit ຕໍ່ 512-Byte Block Error Location ອີງຕາມ BCH Algorithms
ລະບົບຍ່ອຍຫົວໜ່ວຍເວລາຈິງທີ່ສາມາດຂຽນໂປຣແກຣມໄດ້ ແລະລະບົບຍ່ອຍການສື່ສານອຸດສາຫະກຳ (PRU-ICSS)
- ຮອງຮັບໂປໂຕຄອນເຊັ່ນ EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™, ແລະອື່ນໆ.
- ສອງ​ຫນ່ວຍ​ງານ​ທີ່​ໃຊ້​ເວ​ລາ​ທີ່​ແທ້​ຈິງ​ຂອງ​ໂຄງ​ການ (PRUs​)
– 32-Bit Load/Store Processor RISC ສາມາດແລ່ນຢູ່ທີ່ 200 MHz
– 8KB ຂອງ RAM ຄໍາ​ແນະ​ນໍາ​ທີ່​ມີ​ການ​ກວດ​ພົບ​ຄວາມ​ຜິດ​ພາດ​ດຽວ (Parity​)
- 8KB ຂອງ RAM ຂໍ້ມູນທີ່ມີການກວດສອບຄວາມຜິດພາດດຽວ (Parity)
– ຕົວຄູນ 32-ບິດຮອບດຽວກັບຕົວຄູນ 64-ບິດ
- ໂມດູນ GPIO ທີ່ປັບປຸງໃຫ້ດີຂຶ້ນ ສະໜອງການຮອງຮັບ ShiftIn/Out ແລະການຈັບຄູ່ຂະໜານຢູ່ໃນສັນຍານພາຍນອກ.
– 12KB ຂອງ RAM ທີ່​ແບ່ງ​ປັນ​ກັບ​ການ​ກວດ​ສອບ​ຄວາມ​ຜິດ​ພາດ​ດຽວ (Parity​)
- ສາມທະນາຄານລົງທະບຽນ 120-Byte ສາມາດເຂົ້າເຖິງໄດ້ໂດຍແຕ່ລະ PRU
- Interrupt Controller (INTC) ສໍາລັບການຈັດການເຫດການປ້ອນຂໍ້ມູນລະບົບ
- ລົດເມເຊື່ອມຕໍ່ທ້ອງຖິ່ນສໍາລັບການເຊື່ອມຕໍ່ແມ່ບົດພາຍໃນແລະພາຍນອກກັບຊັບພະຍາກອນພາຍໃນ PRU-ICSS
- ອຸປະກອນເສີມພາຍໃນ PRU-ICSS:
- ຫນຶ່ງ UART Port ທີ່ມີ Pins ຄວບຄຸມການໄຫຼ,
ຮອງຮັບສູງສຸດ 12 Mbps
– ໂມດູນການຈັບພາບທີ່ປັບປຸງ (eCAP) ອັນໜຶ່ງ
- ສອງພອດ MII Ethernet ທີ່ສະຫນັບສະຫນູນອຸດສາຫະກໍາ
ອີເທີເນັດ, ເຊັ່ນ EtherCAT
– ຫນຶ່ງ Port MDIO
Power, Reset, and Clock Management (PRCM) Module
- ຄວບ​ຄຸມ​ການ​ເຂົ້າ​ແລະ​ອອກ​ຂອງ​ຮູບ​ແບບ Stand-By ແລະ​ການ​ນອນ​ເລິກ​
– ຮັບ​ຜິດ​ຊອບ​ສໍາ​ລັບ​ການ​ຈັດ​ລໍາ​ດັບ​ການ​ນອນ​, ລໍາ​ດັບ​ການ​ປິດ​ຂອງ​ໂດ​ເມນ​ໄຟ​, ລໍາ​ດັບ​ການ​ປຸກ​, ແລະ​ການ​ຈັດ​ລໍາ​ດັບ​ການ​ສະ​ຫຼັບ​ໂດ​ເມນ​ພະ​ລັງ​ງານ
– ໂມງ
- ປະສົມປະສານ 15 ຫາ 35-MHz ຄວາມຖີ່ສູງ
Oscillator ໃຊ້ເພື່ອສ້າງໂມງອ້າງອີງສໍາລັບລະບົບຕ່າງໆແລະໂມງຕໍ່ຂ້າງ
- ສະ​ຫນັບ​ສະ​ຫນູນ​ໂມງ​ບຸກ​ຄົນ​ເປີດ​ແລະ​ປິດ​ການ​ໃຊ້​ງານ​
ການ​ຄວບ​ຄຸມ​ສໍາ​ລັບ​ລະ​ບົບ​ຍ່ອຍ​ແລະ​ອຸ​ປະ​ກອນ​ຕໍ່​ກັບ​
ອໍານວຍຄວາມສະດວກໃນການຫຼຸດຜ່ອນການບໍລິໂພກພະລັງງານ
– ຫ້າ ADPLLs ເພື່ອສ້າງໂມງລະບົບ
(ລະບົບຍ່ອຍ MPU, DDR Interface, USB ແລະອຸປະກອນຕໍ່ພ່ວງ [MMC ແລະ SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], LCD Pixel Clock)


  • ທີ່ຜ່ານມາ:
  • ຕໍ່ໄປ: